Бесплатная доставка CY7C68013A ALTERA3 плата FPGA + USB EP3C10E144c8n | Электронные компоненты и



Сохраните в закладки:

Цена:6 347,80RUB
*Стоимость могла изменится

Количество:


Новое поступление

BETTERSHENGSUN SHENGSUN Store

BETTERSHENGSUN SHENGSUN Store

Магазина BETTERSHENGSUN SHENGSUN Store работает с 14.07.2015. его рейтинг составлет 86.31 баллов из 100. В избранное добавили 3518 покупателя. Средний рейтинг торваров продавца 4.4 в продаже представленно 14021 наименований товаров, успешно доставлено 13777 заказов. 1680 покупателей оставили отзывы о продавце.

Характеристики

Бесплатная доставка CY7C68013A ALTERA3 плата FPGA + USB EP3C10E144c8n | Электронные компоненты и

История изменения цены

*Текущая стоимость 6 347,80 уже могла изменится. Что бы узнать актуальную цену и проверить наличие товара, нажмите "Добавить в корзину"

Месяц Минимальная цена Макс. стоимость Цена
Mar-01-2026 8061.54 руб. 8222.7 руб. 8141.5 руб.
Jan-29-2026 6537.40 руб. 6668.29 руб. 6602.5 руб.
Dec-29-2025 7934.42 руб. 8093.31 руб. 8013.5 руб.
Nov-29-2025 7870.64 руб. 8027.47 руб. 7948.5 руб.
Oct-29-2025 6284.98 руб. 6410.29 руб. 6347 руб.
Sep-29-2025 7743.93 руб. 7898.78 руб. 7820.5 руб.
Aug-29-2025 7680.76 руб. 7834.74 руб. 7757 руб.
Jul-29-2025 7616.88 руб. 7768.64 руб. 7692 руб.

Описание товара

Бесплатная доставка CY7C68013A ALTERA3 плата FPGA + USB EP3C10E144c8n | Электронные компоненты и


aeProduct.getSubject() aeProduct.getSubject() 1 Кнопка сброса: сброс чипа FPGA. 2 M25P16:16 Мбит серийный Flsah памяти. 3 EP3C10E144C8: 10320 LES 414KBits RAM 2 PLL 23 18*18 мультипликатор 10 глобальных часовых сетей и 46 RAM M9K Максимум 95 портов IO 4 CY7C68013A: интегрированный трансивер USB 2 с одним чипом, интеллектуальный двигатель последовательного интерфейса (SIE) и улучшенный микропроцессор 8051. 5 коротких контактов: usb-чип использует внутренний дескриптор памяти для перечисления. 6 AT24C64:USB чип памяти прошивки, 2 серийный EEPROM, 64K (8192x8) бит. 7 Mini-B:USB Mini B type интерфейс, подключенный к компьютеру. 8 FPGA чип индикатор состояния. 9 5 в розетка. 10,5 В индикатор питания. 11 чип управления питанием. SDRAM 12,256 Мбит памяти. Активный кристалл 13,50 МГц. 14 внешних 2 Расширительных интерфейса, включая: 22 pin FPGA порт 22 pin FPGA и USB мультиплексирующий порт 6-контактный usb-порт 4 pin FPGA порт отладки Другие порты питания и GND Интерфейс режима 15 JTAG 16,4 светодиодный эксперимент. aeProduct.getSubject() 6,2 18 регулятор питания. 19 200мА самовосстанавливающийся предохранитель. 20 макетных плат каждый дорожный источник питания добавляется к высококачественному фильтрующему конденсатору, чтобы обеспечить стабильность и надежность входного и выходного сигнала. Советы: После получения платы разработки, пожалуйста, убедитесь, что Следуйте инструкциям ниже, чтобы проверить, или ошибка установки сделает чип FPGA и чип USB горит, мы также предоставим вам подробную информацию в виде печатного письма с макетной доской вместе с отправкой покупателю, Пожалуйста, покупайте дом, который должен быть в центре внимания! Подключение платы развития Примечание: 1.USB загрузка 10 ядер последовательной линии должна быть в Девелопмент плата питания вниз и его подключение, то есть в USB интерфейс или адаптер питания, подключенный к передней, пожалуйста, не забудьте обратить внимание. 2. Подключите интерфейс адаптера питания, светильник индикатора питания, если он не яркий, демонстрация фонарей, проверьте, есть ли Вилка питания. Перед отправкой мы проведем тщательное тестирование Совета по разработке и оформим процедуры тестирования. Если соединение верное, включите источник питания (светодиодный) будет мигать поочередно, доказав, что FPGA работает. (Обратите внимание, что заказ подключения, первый шаг не является правильным, установка очень легко вызвать потерю чипа!) 3 в системе Windows XP Откройте макетную плату, поддерживающую CD-ROM NO.1, EZ_USB \ development tools \ ez_usb_fx2lp_development_kit.exe. После завершения установки откройте файл cybulk.exe в каталоге тестовых программ. Если у вас нет VC2008, установите VC2008 runtime component vcredist. В Выберите устройство, выберите устройство, в эксперименте используется только оконечная точка USB 2 и 6. Нажмите кнопку «СТАРТ», чтобы провести цикл тестирования, красная коробка показывает успех пакетов 6256. Данные чтения и записи по USB верны. Для получения подробной информации, пожалуйста, проверьте руководство по разработке платы. 4 можно найти в руководстве по разработке платы № 1, включая аппаратные средства, простые эксперименты, схемы разработки платы, PCB и BOM. aeProduct.getSubject() aeProduct.getSubject() aeProduct.getSubject() aeProduct.getSubject()

 

 


Смотрите так же другие товары: